|
如果说信号和CLK实在要走到电源层,就更不建议在线的周围加guarde trace,因为ESD测试时放电就会直接到guarde trace上,最容易耦合到线上。
! C' F2 M6 x/ q0 B; g2 @通常的情况线周围不加guarde trace时,ESD测试时,静电就会分布到多种路径,减少静电荷,而避免直接受损。
" I, b% Q5 M# H/ u) A2 S7 \楼主到底是什么样产品?四层板应该不至于那么难布线,你们的LAYOUT工程师应该好好改改,不至于非得把信号线走到地层上,从来没有听过地层要分割或者走线的。
0 h o/ h( Z7 D7 u7 S' T5 Oclock线走第四层,第三层为地,是最好的了。已经是最好的镜像面了,根本没理由去做其它选择。
U- p8 o" \( _& a4 [: {/ s& H3 Y6 M关键看你们的LAYOUT工程师在第二层的VCC上如何做文章了,如何分割GND与VCC了。
# ]# s! B5 X& F; Z" A, u还有,如果clock走第四层,它两层都有地了,因为第三层为地,另外一面一般是机箱,而且还是绝对参考地呢,产生的磁力线正好利用金属的屏蔽能力解决。 |
|