|
楼主 |
发表于 2009-1-20 16:32
|
显示全部楼层
磁通量最小化
5 g+ o: X6 s6 c* q/ e0 `( K% _* d% [+ G# q$ O
在探讨「EMI是如何在PCB内产生」之前,必须先明白「磁通线是如何在传输线中产生」的基本机制,因为后者是前者的一个基本概念。磁通线是一电流流经一个固定或变动的阻抗所产生的。在一个网络中的阻抗,永远都存在于走线、组件的焊线、通孔(via)……等。如果磁通线有存在于PCB内,根据Maaxwell方程式,射频能量的各种传送路径也一定存在。这些传送途径可能是经过自*由空间辐射出去,或经过缆线的相互连接传导出去。! [& u% j$ z7 v$ g/ t
, \* ?- \$ n4 W5 J% g 为了消除PCB内的射频电流,必须先介绍「磁通量消除(flux cancellation)」或「磁通量最小化(flux minimization)」的概念。因为磁通线在传输线中,以逆时钟方向运行,如果我们使射频回传路径,平行且邻近于来源端的走线,在回传路径(逆时钟方向的场)上的磁通线,与来源端的路径(顺时钟方向的场)做比较,它们的方向是相反的。当我们将顺时钟方向的场和逆时钟方向的场相互组合时,可以产生消除的效果。如果在来源端和回传路径之间,不需要的磁通线能够被消除或减至最少,则辐射或传导的射频电流就不会存在,除非是在走线的极小边界上。消除磁通量的概念很简单,但是在进行消除或最小化设计时,必须注意一些陷阱和容易疏忽的地方。因为一个小失误,可能会引起许多额外的错误,造成EMC工程师更多侦错和除错的负担。最简单的磁通量消除法,是使用「镜射平面(image plane)」。不管PCB布线是设计的多么好,磁场和电场都永远存在。但是,如果我们消除了磁通线,则EMI就不存在。就是那么简单!
7 e# j" A- f/ r2 `5 ~; M- a8 g
7 G' t3 v8 D/ K1 T' M! C, q2 O 在设计PCB布线时,要如何消除磁通线呢?目前有许多技巧可供参考,但是它们不是全部都和消除磁通线有直接关系,简述其中的一些技巧如下:. p3 {) `1 @& C H% j
, ?. v* _ X$ s7 u4 a) q# W ●多层板具有正确的多层设置(stackup assignment)和阻抗控制。* x/ K. U0 v& U7 W
1 D ]2 n2 ~/ {6 l' p
●将频率走线(clock trace)绕到回传路径接地平面(多层PCB)、接地网格(ground grid)的附近,单侧和双侧板可以使用接地走线,或安全走线(guard trace)。& q/ p0 b/ Q# J
. |7 C1 M1 s @9 F1 V ●将组件的塑料封装内部所产生的磁通线,捕捉到0V的参考系统中,以降低组件的辐射量。! q. D/ T' v; l3 z1 ~& H: ?
7 g5 h. G) Z, X9 H `* K4 R ●警慎选择逻辑组件,尽量减少组件和走线所辐射的射频频谱分布量。可以使用讯号缘变化率(edge rate)比较慢的装置。3 e: Y6 \% e/ k# i) c/ d/ z
8 q4 [) H. K7 X% l# A/ I, r& P; a
●藉由降低射频驱动电压(来自频率产生电路,例如:TTL/CMOS),来降低走在线的射频电流。6 J( [, }7 @- F( e
! N2 x% @1 Z5 k6 d; X) p2 [$ ]
●降低接地噪声电压,此电压存在于供电和接地平面结构中。
) }2 ^9 G' }. ~
/ I/ {3 L7 Q3 Q" O: l5 p ●当必须推动最大电容负载,而所有装置的脚位同时切换时,组件的去耦合(decoupling)电路必须充足。
) ~/ c& Y L# a0 H* Q( X) @) R0 J3 r" c% |
●必须将频率和讯号走线做妥善的终结,以避免发生阻尼振荡(ringing)、电压过高(overshoot)、电压过低(undershoot)。 G. f3 P: @( Y9 h3 l/ l) H
' ^7 s3 R8 G% {4 [1 Y2 K6 H ●在选定的网络上,使用数据线路滤波器和共模扼流圈(common-mode choke)。) u7 V {5 L- F% V! j y
- L$ o8 I/ F* s9 H, j ●当有提供外部I/O缆线时,必须正确地使用旁路(非去耦合)电容。
/ `. G" R2 V) l
5 d' M8 a1 m2 s$ _* { ●为会辐射大量的共模式射频能量(由组件内部产生)之组件,提供一个接地的散热器(heatsink)。2 G1 o- u, p0 C2 o8 L1 H
0 X& ]9 g% g) e/ n
检视上面所列的项目,可以知道, 磁通线只是「在PCB内会产生EMI」的部份原因而已。其它原因还有:- v9 l y" {" G
y5 `2 R/ C: r
; y4 E" A4 F$ c0 H; C4 Z$ N! z0 j( `' L, `. c
6 e0 j" y3 d0 b9 l: S/ g+ p* O4 A E" I0 Q
●在电路和I/O缆线之间,有共模和差模(differential mode)电流存在。' ]& s0 T; ~! ?; A9 ?4 a
* {: Q3 @2 s& q+ i
●接地回路会产生一个磁场结构。
% s7 Y7 [* W t: }9 ^# E" ^/ d& a4 Z: H/ q9 `- z- f- s2 d
●组件会辐射。: F* N1 [# X2 x( y9 X
3 W# Z; {# X J+ _ ●阻抗不匹配。
/ f2 ]# q" N5 D6 c# \$ C# @# k4 q. w4 K
请注意,大多数的EMI辐射是由共模准位产生的。在电路板或电路中,' a* f# ^* v: J; h3 o7 N
, t4 S; R6 W) b2 Q, x' h
这些共模准位可能会被转变成最小的场。
, }+ w, `" N5 {
$ ^0 t% N+ F7 S b% y! B U, A结语
3 q/ q* g' M0 _ o5 K
( j$ h1 O7 P( S$ {5 c: I 要消除PCB中的EMI,必须先从消除磁通量开始。但是,这是「说比做容易」,因为射频能量是看不见、闻不着的。不过,藉由寻找射频电流的位置与流动方向,并采用本文所介绍的几项技巧,以及参照Maxwell方程式、Kirchhoff和Ampere定律,就可以逐渐缩小可疑的区域,找出正确的EMI位置,并消除它。 |
|