|
什么是电磁干扰(EMI)和电磁兼容性(EMC)+ y! G1 H9 u9 ~9 o5 ^2 `3 x
(Electromagnetic Interference),有传导干扰和辐射干扰两种。传导干扰是指通过导电
$ q& J9 p$ k5 v3 K介质把一个电网络上的信号耦合(干扰)到另一个电网络。辐射干扰是指干扰源通过空间/ v5 x& V$ Z' N# j4 O7 W! E7 _
把其信号耦合(干扰)到另一个电网络。在高速PCB及系统设计中,高频信号线、集成电7 j$ F4 t/ t4 F6 ]) M
路的引脚、各类接插件等都可能成为具有天线特性的辐射干扰源,能发射电磁波并影响其
X# }. v+ c& H5 D! K1 A他系统或本系统内其他子系统的正常工作。2 j5 |8 X' P: T' Y8 x g
自从电子系统降噪技术在70 年代中期出现以来,主要由于美国联邦通讯委员会在
* d: P9 u' K, U8 q: h3 K1990 年和欧盟在1992 提出了对商业数码产品的有关规章,这些规章要求各个公司确保它
6 b y% E9 h) O# U们的产品符合严格的磁化系数和发射准则。符合这些规章的产品称为具有电磁兼容性EMC- i, T( n1 I E. f3 e f
(Electromagnetic Compatibility)。& v8 p, p, `+ z* g+ a) ?3 P% e
什么是信号完整性(signal integrity)& V6 R7 ]; a& J
信号完整性是指信号在信号线上的质量。信号具有良好的信号完整性是指当在
6 L* N% t c) M7 v需要的时候,具有所必需达到的电压电平数值。差的信号完整性不是由某一单一因: p6 ?- ^( I6 S: B& G
素导致的,而是板级设计中多种因素共同引起的。主要的信号完整性问题包括反
+ w+ k; H M1 B) R射、振荡、地弹、串扰等。 常见信号完整性问题及解决方法% n4 V6 c! R4 ?2 J1 U" k9 s; {
什么是反射(reflection)3 g. ~9 @" A. j; f* U2 }
反射就是在传输线上的回波。信号功率(电压和电流)的一部分传输到线上并达
. t$ D/ {/ J5 l- ]) c0 N到负载处,但是有一部分被反射了。如果源端与负载端具有相同的阻抗,反射就不- B, R: n* s; N5 s
会发生了。源端与负载端阻抗不匹配会引起线上反射,负载将一部分电压反射回源# Z( T+ x! B% A0 t( P( v* A
端。如果负载阻抗小于源阻抗,反射电压为负,反之,如果负载阻抗大于源阻抗,
8 b' c# X" ^' W反射电压为正。布线的几何形状、不正确的线端接、经过连接器的传输及电源平面# L. P$ ^! f6 c7 O) E: t7 l
的不连续等因素的变化均会导致此类反射。7 d+ c* ~- {. f6 ?8 k
什么是串扰(crosstalk) a% ^' A! O5 Z
串扰是两条信号线之间的耦合,信号线之间的互感和互容引起线上的噪声。容
% e+ ?( h4 K8 r性耦合引发耦合电流,而感性耦合引发耦合电压。PCB 板层的参数、信号线间距、
" `1 U' V$ D R/ L4 W1 N. P驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。/ `3 ^! K8 [* T3 r( Y; v' c, K6 Y
什么是过冲(overshoot)和下冲(undershoot)5 J) x7 E' M0 F; Y5 J* L
过冲就是第一个峰值或谷值超过设定电压——对于上升沿是指最高电压而对于
- u. W8 M- A( M& V# i$ m$ b下降沿是指最低电压。下冲是指下一个谷值或峰值。过分的过冲能够引起保护二极2 w. b! r8 |, N
管工作,导致过早地失效。过分的下冲能够引起假的时钟或数据错误(误*作)。: ~6 {! o5 H# s' |* j5 @
什么是振荡(ringing)和 环绕振荡(rounding)
: y% P% F' [! O! Q: p振荡的现象是反复出现过冲和下冲。信号的振荡和环绕振荡由线上过度的电感) Q# n4 H+ y5 Y/ o0 q5 I: M0 }5 u/ {
和电容引起,振荡属于欠阻尼状态而环绕振荡属于过阻尼状态。信号完整性问题通
7 W+ |2 P4 U& C5 }, v常发生在周期信号中,如时钟等,振荡和环绕振荡同反射一样也是由多种因素引起
; A) Y0 C9 ]1 p% ?7 `1 l7 l* O的,振荡可以通过适当的端接予以减小,但是不可能完全消除。( u6 J# e; `$ U/ j/ [# S% B5 ^, i s
什么是地电平面反弹噪声和回流噪声4 q, ^! V, T# O& j- a
在电路中有大的电流涌动时会引起地平面反弹噪声(简称为地弹),如大量芯9 L4 w8 d) Q; H6 O
片的输出同时开启时,将有一个较大的瞬态电流在芯片与板的电源平面流过,芯片* E2 q5 S+ [- W. B7 W+ Q6 W
封装与电源平面的电感和电阻会引发电源噪声,这样会在真正的地平面(0V)上产2 Q3 O: Y: U* Q7 z2 ~# }
生电压的波动和变化,这个噪声会影响其它元器件的动作。负载电容的增大、负载
3 W+ a6 f# T6 O# J电阻的减小、地电感的增大、同时开关器件数目的增加均会导致地弹的增大。 由
" F% o; W4 J6 A; h$ j于地电平面(包括电源和地)分割,例如地层被分割为数字地、模拟地、屏蔽地4 Q$ o' c4 F* P7 f" y9 e0 c; d# T
等,当数字信号走到模拟地线区域时,就会产生地平面回流噪声。同样电源层也可$ B9 W7 t" b$ G, }- D& q2 M
能会被分割为2.5V,3.3V,5V 等。所以在多电压PCB 设计中,地电平面的反弹噪
8 Q; C# ]; a( }4 f1 J声和回流噪声需要特别关心。: U8 V) i( \ O0 w! D# Z
在时域(time domain)和频域(frequency domain)之间有什么不同, M# o+ q& j3 q7 q$ y# j
时域(time domain)是以时间为基准的电压或电流的变化的过程,可以用示波
# h$ ~9 s$ @ V6 Z: W器观察到。它通常用于找出管脚到管脚的延时(delays)、偏移(skew)、过冲
( o# U/ d" w! K0 [7 n(overshoot)、、下冲(undershoot)以及建立时间(settling times)。
/ a) u$ q9 |! Z! ?1 L/ Q3 H5 g2 S频域(frequency domain)是以频率为基准的电压或电流的变化的过程,可以用
, F8 ?4 G! P/ [" T% E频谱分析仪观察到。它通常用于波形与FCC 和其它EMI 控制限制之间的比较。9 O0 y1 _) I& |; ^0 e
什么是阻抗(impedance)
' a' U& ~) ]0 t- `6 u5 b阻抗是传输线上输入电压对输入电流的比率值(Z0=V/I)。当一个源送出一个信( h1 K5 J s7 Q
号到线上,它将阻碍它驱动,直到2*TD 时,源并没有看到它的改变,在这里TD 是
4 w% R. l9 j3 L/ e9 i/ H0 u; Z/ p线的延时(delay)。
& K: p9 d5 U: u6 C, t什么是建立时间(settling time)
/ L3 G2 }8 N! }8 Z7 w建立时间就是对于一个振荡的信号稳定到指定的最终值所需要的时间。
* H3 B8 J) P. n: m- e& v什么是管脚到管脚(pin-to-pin)的延时(delay)
0 @3 r: `9 ~2 ]管脚到管脚延时是指在驱动器端状态的改变到接收器端状态的改变之间的时6 Q4 l- i8 ]3 {3 o$ c$ L. Q4 p
间。这些改变通常发生在给定电压的50%,最小延时发生在当输出第一个越过给定
R+ e4 I z5 |5 | ^1 `3 c/ [的阈值(threshold),最大延时发生在当输出最后一个越过电压阈值2 ]: s' v: Y L0 X2 c G& k
(threshold) ,测量所有这些情况。; e+ R# w2 D; j$ K# s
什么是偏移(skew)9 P' d0 b8 m6 n) w' N
信号的偏移是对于同一个网络到达不同的接收器端之间的时间偏差。偏移还被
5 _4 H) W* q/ @2 e$ C" R用于在逻辑门上时钟和数据达到的时间偏差。 Y6 c0 y+ p! I5 p, H9 O3 e# k9 T
什么是斜率(slew rate)
7 n1 d6 a/ o! p$ z) i; V/ N4 QSlew rate 就是边沿斜率(一个信号的电压有关的时间改变的比率)。I/O 的技
0 j# P: S( F+ ^: W术规范 (如PCI)状态在两个电压之间,这就是斜率(slew rate),它是可以测量
7 a9 j/ r6 ~ C$ k的。& E2 M6 j# z" c4 h- N
什么是静态线(quiescent line)
* r; b/ F7 l! Q$ E在当前的时钟周期内它不出现切换。另外也被称为 "stuck-at" 线或static9 {6 j0 [9 h2 E% U& x4 F1 R
线。串扰(Crosstalk)能够引起一个静态线在时钟周期内出现切换。
3 @. W6 F' z: a$ C什么是假时钟(false clocking)& x! ~& E9 E" P+ `! O
假时钟是指时钟越过阈值(threshold)无意识地改变了状态(有时在VIL 或VIH
4 t) g" w/ Y" ~) i& I2 `- W之间)。通常由于过分的下冲(undershoot)或串扰(crosstalk)引起。
2 ]0 D5 X8 R9 z' f7 i什么是IBIS 模型
8 Z( F; l( o/ l9 ?' vIBIS(Input/Output Buffer Information Specification)模型是一种基于
* s9 a( f! e2 o% h# W' [5 c" a0 {V/I 曲线的对I/O BUFFER 快速准 确建模的方法,是反映芯片驱动和接收电气特性 w$ J5 o6 x# W& q9 ~+ P
的一种国际标准,它提供一种标准的文件格式来记录如驱动源输出阻抗、上升/下
: x- O( a0 q0 g5 n7 a+ O降时间及输入负载等参数,非常适合做振荡和串扰等高频效应的计算与仿真。3 i4 M" E9 M' ]% L9 _+ r) p2 h2 b& k
IBIS 规范最初由一个被称为IBIS 开放论坛的工业组织编写,这个组织是由一0 {/ ~) e3 F2 F7 c
些EDA 厂商、计算机制造商、半导体厂商和大学组成的。IBIS 的版本发布情况$ h) Q u4 H0 N) L: K: u! |( s* c5 `
为:1993 年4 月第一次推出Version1.0 版,同年6 月经修改后发布了Version1.1
9 @2 ]9 z: @+ X3 @- F版,1994 年6 月在San Diego 通过了Version2.0 版,同年12 月升级为, M4 N3 R5 i8 B! \
Version2.1 版,1995 年12 月其Version2.1 版成为ANSI/EIA-656 标准,1997 年
0 y: v/ K/ _8 `% D5 I% c( n6 月发布了Version3.0 版,同年9 月被接纳为IEC 62012-1 标准,1998 年升级为- Y' L! ]: r( ]: f
Version3.1 版,1999 年1 月推出了当前最新的版本Version3.2 版。
8 B* d# n# C# O. k% QIBIS 本身只是一种文件格式,它说明在一标准的IBIS 文件中如何记录一个芯' [8 f: ?; ]1 L" j" o7 `+ r
片的驱动器和接收器的不同参数,但并不说明这些被记录的参数如何使用,这些参
! X; P0 E9 R, n# S( m- C数需要由使用IBIS 模型的仿真工具来读取。欲使用IBIS 进行实际的仿真,需要先
$ @! g; Q+ u+ s3 c5 u! Z完成以下四件工作:: P+ \! U0 M1 Q3 _1 Y7 h% b
(1)获取有关芯片驱动器和接收器的原始信息源;
1 {! T2 s0 l; F4 ](2)获取一种将原始数据转换为IBIS 格式的方法;
4 _1 W- Q$ d+ f* j) d$ p) |(3)提供用于仿真的可被计算机识别的布局布线信息;$ q" q0 x" V4 G" x. j- x9 \
(4)提供一种能够读取IBIS 和布局布线格式并能够进行分析计算的软件工具。, y2 c6 e, \8 U! o7 M
IBIS 是一种简单直观的文件格式,很适合用于类似于Spice(但不是Spice,因为
7 Y" [! S3 R4 y& G' P6 }$ c: VIBIS 文件格式不能直接被Spice 工具读取)的电路仿真工具。它提供驱动器和接) x- ], g7 L' T. R
收器的行为描述,但不泄漏电路内部构造的知识产权细节。换句话说,销售商可以
T) U; i; o" k. v1 `, T$ ]/ d$ F用IBIS 模型来说明它们最新的门级设计工作,而不会给其竞争对手透露过多的产
# `; s* w: R- M% z, |8 i品信息。并且,因为IBIS 是一个简单的模型,当做简单的带负载仿真时,比相应0 [8 i' G! q& ~" S, ]* W0 r# b2 A
的全Spice 三极管级模型仿真要节省10~15 倍的计算量。. d/ y E. F/ @# V' D' s. y: S
IBIS 提供两条完整的V-I 曲线分别代表驱动器为高电平和低电平状态,以及) ?2 e/ I; Z% i0 ]" p4 @* y% T
在确定的转换速度下状态转换的曲线。V-I 曲线的作用在于为IBIS 提供保护二极4 s' G4 \2 s4 `
管、TTL 图腾柱驱动源和射极跟随输出等非线性效应的建模能力。
& J' ?+ o: }! k由上可知,IBIS 模型的优点可以概括为:
+ Y1 ?4 H$ w/ a% v. c, F8 y; |' m% Q1、在I/O 非线性方面能够提供准确的模型,同时考虑了封装的寄生参数与
- d8 z% s* j8 ?. A' dESD 结构;: J1 }% d2 {, o7 {* x
2、提供比结构化的方法更快的仿真速度;8 E2 |! k; R$ V5 j* c N: h
3、可用于系统板级或多板信号完整性分析仿真。可用IBIS 模型分析的信号完
9 `8 C' V/ v1 z1 i' h, k整性问题包括:串扰、反 射、振荡、上冲、下冲、不匹配阻抗、传输线分析、拓
+ r8 J/ N; U' O3 S) D2 _! y1 z% y6 f- C扑结构分析。IBIS 尤其能够对高速振荡和串扰进行准确精细的仿真,它可用于检
3 F' v0 y5 a" W5 R测最坏情况的上升时间条件下的信号行为及一些用物理测试无法解决的情况;* }4 v& {" ?3 H9 j9 Q A& p
4、模型可以免费从半导体厂商处获取,用户无需对模型付额外开销;- Q: T! q% n, Y) a
5、兼容工业界广泛的仿真平台。
) s$ Z( G6 |9 |3 d当然,IBIS 不是完美的,它也存在以下缺点:) ?0 @: R/ f! t7 n# b
1、多芯片厂商缺乏对IBIS 模型的支持。而缺乏IBIS 模型,IBIS 工具就无
* Y3 |5 f' ?8 y2 q' l0 O) V法工作。虽然IBIS 文件可以手工创建或通过Spice 模型自动转换,但是如果无法
- q) g% ~( q9 i1 k& P从厂家得到最小上升时间参数,任何转换工具都无能为力- \: n$ j/ J! ~) W! {
2、IBIS 不能理想地处理上升时间受控的驱动器类型的电路,特别是那些包
/ l }0 b! W5 [- [4 w! D含复杂反馈的电路;0 V- r" H3 L. P& @1 a3 w
3、IBIS 缺乏对地弹噪声的建模能力。IBIS 模型2.1 版包含了描述不同管脚( C( \8 [7 \5 ^1 e5 B
组合的互感,从这里可以提取一些非常有用的地弹信息。它不工作的原因在于建模
$ p& s9 B/ J5 X& c5 A# Q0 ]5 z方式,当输出由高电平向低电平跳变时,大的地弹电压可以改变输出驱动器的行
- D% Z4 R6 @0 C3 z% d为。
2 [% {/ q r8 ~! L什么是SPICE 模型; E" ^" c. |0 i+ q m
SPICE(Simulation Program with Integrated Circuit Emphasis)。 |
|