安规网
标题:
容性和感性串扰
[打印本页]
作者:
xiaolong123
时间:
2019-5-4 12:02
标题:
容性和感性串扰
即使在很短的距离内并行走线的线路之间也存在容性和感性串扰。容性耦合时,源端的上升沿会在受害者上引起一个上升沿。感性耦合时,受害者上的电压改变与源端的改变端正好相反。大部分串扰的例子是容性的。受害者上噪声的量正比与平行的距离、频率、源端电压的摆幅和受害者的阻抗,反比与离开的距离。减小串扰的措施是:
! p8 `& z5 E. o. y% {
·使连接到微处理器的携带射频噪声的线路远离其他信号,这样它们就不会接收噪声。
2 @0 _3 A- o5 P& v4 X% N: g r
·应将可能成为噪声受害者的信号的返回地走线在其下方,这样有利于减小他们的阻抗,从而减小噪声电压和辐射区域。
q3 y" w9 s+ e9 g) b6 v4 ]
·不要在电路板的外部边缘走噪声线路。
" ? o& f7 E! j2 H; Z
·如果可能,将一些噪声线路走线在一起然后用地线包围。
" V1 ]# E( |' ]! n2 B% G
·使非噪声线路远离电路板上那些接收噪声的区域,比如接插件、振荡器电路、继电器和继电器驱动器。
N5 }! F9 l* F1 |
当受害者放置得太近时,大部分电磁干扰相关的串扰问题集中在晶振上。
! t. w8 ^; i4 Q& E5 a1 I+ p
不相关的元器件都不应放置得靠近晶振1英寸。
% N9 {- c) X0 M9 ~' o
. |- J. m5 J. T- ^. A8 s2 y
欢迎光临 安规网 (http://bbs1.angui.org/)
Powered by Discuz! X3.4